PCB多層板LAYOUT設計規(guī)范之十五:
122.電路周圍設置一個環(huán)形地防范ESD干擾:1在電路板整個四周放上環(huán)形地通路;2所有層的環(huán)形地寬度>2.5mm (0.1英寸);3每隔13mm(0.5英寸)用過孔將環(huán)形地連接起來;4將環(huán)形地與多層電路的公共地連接到一起;5對安裝在金屬機箱或者屏蔽裝置里的雙面板來說,應該將環(huán)形地與電路公共地連接起來;6不屏蔽的雙面電路則將環(huán)形地連接到機箱地,環(huán)形地上不涂阻焊劑,以便該環(huán)形地可以充當ESD的放***,在環(huán)形地(所有層)上的某個位置處至少放置一個0.5mm寬(0.020英寸)的間隙,避免形成大的地環(huán)路;7如果電路板不會放入金屬機箱或者屏蔽裝置中,在電路板的頂層和底層機箱地線上不能涂阻焊劑,這樣它們可以作為ESD電弧的放***。
123.在能被ESD直接擊中的區(qū)域,每一個信號線附近都要布一條地線。
124.易受ESD影響的電路,放在PCB中間的區(qū)域,減少被觸摸的可能性
125.安裝孔的連接準則:可以與電路公共地連接,或者與之隔離。1金屬支架必須和金屬屏蔽裝置或者機箱一起使用時,要采用一個0Ω電阻實現連接。2.確定安裝孔大小來實現金屬或者塑料支架的可靠安裝,在安裝孔頂層和底層上要采用大焊盤,底層焊盤上不能采用阻焊劑,并確保底層焊盤不采用波峰焊工藝焊接 pcb是怎么設計4層多層板的?孝感線路板
高頻高速PCB設計中如何盡可能的達到EMC要求,又不致造成太大的成本壓力?
PCB板上會因EMC而增加的成本通常是因增加地層數目以增強屏蔽效應及增加了ferritebead、choke等抑制高頻諧波器件的緣故。
除此之外,通常還是需搭配其它機構上的屏蔽結構才能使整個系統(tǒng)通過EMC的要求。
以下就PCB板的設計技巧提供幾個降低電路產生的電磁輻射效應。
盡可能選用信號斜率(slewrate)較慢的器件,以降低信號所產生的高頻成分。
注意高頻器件擺放的位置,不要太靠近對外的連接器。
注意高速信號的阻抗匹配,走線層及其回流電流路徑(returncurrentpath),以減少高頻的反射與輻射。
在各器件的電源管腳放置足夠與適當的去耦合電容以緩和電源層和地層上的噪聲。特別注意電容的頻率響應與溫度的特性是否符合設計所需。
對外的連接器附近的地可與地層做適當分割,并將連接器的地就近接到chassisground。
可適當運用groundguard/shunttraces在一些特別高速的信號旁。但要注意guard/shunttraces對走線特性阻抗的影響。
電源層比地層內縮20H,H為電源層與地層之間的距離。 線路板ospPCB表面處理方式的優(yōu)缺點。
PCB板層布局與EMC
?關鍵電源平面與其對應的地平面相鄰電源、地平面存在自身的特性阻抗,電源平面的阻抗比地平面阻抗高,將電源平面與地平面相鄰可形成耦合電容,并與PCB板上的去耦電容一起降低電源平面的阻抗,同時獲得較寬的濾波效果。通過研究發(fā)現,門的反轉能量首先由電源與地平面之間的電容來提供,其次才由去耦電容決定。
?參考面的選擇應推薦地平面電源、地平面均能用作參考平面,且有一定的屏蔽作用。但相對而言,電源平面具有較高的特性阻抗,與參考電平存在較大的電位差。從屏蔽角度考慮,地平面一般均作接地處理,并作為基準電平參考點,其屏蔽效果遠遠優(yōu)于電源平面。
?相鄰層的關鍵信號不跨分割區(qū)這樣將形成較大的信號環(huán)路,產生強的輻射和敏感度問題。
?元件面下面有相對完整的地平面對多層板必須盡可能保持地平面的完整,通常不允許有信號線在地平面上走線。當走線層布線密度太大時,可考慮在電源平面的邊緣走線。
?高頻、高速、時鐘等關鍵信號有一相鄰地平面這樣設計的信號線與地線間的距離*為線路板層間的距離,高頻電路將選擇環(huán)路面積**小的路徑流動,因此實際的電流總在信號線正下方的地線流動,形成**小的信號環(huán)路面積,從而減小輻射。
PCB多層板LAYOUT設計規(guī)范之十一:
80.在信號線需要轉折時,使用45度或圓弧折線布線,避免使用90度折線,以減小高頻信號的反射。
81.布線時避免90度折線,減少高頻噪聲發(fā)射
82.注意晶振布線。晶振與單片機引腳盡量靠近,用地線把時鐘區(qū)隔離 起來,晶振外殼接地并固定
83.電路板合理分區(qū),如強、弱信號,數字、模擬信號。盡可能把干擾源(如電機,繼電器)與敏感元件(如單片機)遠離
84.用地線把數字區(qū)與模擬區(qū)隔離,數字地與模擬地要分離,***在一 點接于電源地。A/D、D/A芯片布線也以此為原則,廠家分配A/D、D/A芯片 引腳排列時已考慮此要求
85.單片機和大功率器件的地線要單獨接地,以減小相互干擾。 大功率 器件盡可能放在電路板邊緣
86.布線時盡量減少回路環(huán)的面積,以降低感應噪聲
87.布線時,電源線和地線要盡量粗。除減小壓降外,更重要的是降低耦 合噪聲
88.IC器件盡量直接焊在電路板上,少用IC座 我們擁有完善的質量管理體系,先后通過了ISO9001、ISO14000、TS16949、UL、RoHS認證。
RF PCB的十條標準之三,之四
3.RF的PCB中,各個元件應當緊密的排布, 確保各個元件之間的連線**短。對于ADF4360-7的電路,在pin-9、pin-10引腳上的VCO電感與ADF4360芯片間的距離要盡可能的短, 保證電感與芯片間的連線帶來的分布串聯電感**小。對于板子上的各個RF器件的地(GND)引腳,包括電阻、電容、電感與地(GND)相接的引腳,應當在離 引腳盡可能近的地方打過孔與地層(第二層)連通。
4.在選擇在高頻環(huán)境下工作元器件時,盡可能使 用表貼器件。這是因為表貼元件一般體積小,元件的引腳很短。這樣可以盡可能減少元件引腳和元件內部走線帶來的附加參數的影響。尤其是分立的電阻、電容、電 感元件,使用較小的封裝(0603\0402)對提高電路的穩(wěn)定性、一致性是非常有幫助的。
PCB Layout的這些要點,建議重點掌握。孝感線路板
PCB多層板表面處理,有幾種方法?孝感線路板
PCB多層板LAYOUT設計規(guī)范之十七:
133.各功能單板對電源的電壓波動范圍、紋波、噪聲、負載調整率等方面的要求予以明確,二次電源經傳輸到達功能單板時要滿足上述要求
134.將具有輻射源特征的電路裝在金屬屏蔽內,使其瞬變干擾**小。
135.在電纜入口處增加保護器件
136.每個IC的電源管腳要加旁路電容(一般為104)和平滑電容(10uF~100uF)到地,大面積IC每個角的電源管腳也要加旁路電容和平滑電容
137.濾波器選型的阻抗失配準則:對低阻抗噪聲源,濾波器需為高阻抗(大的串聯電感);對高阻抗噪聲源,濾波器就需為低阻抗(大的并聯電容)
138.電容器外殼、輔助引出端子與正、負極以及電路板間必須完全隔離
139.濾波連接器必須良好接地,金屬殼濾波器采用面接地。
140.濾波連接器的所有針都要濾波
141.數字電路的電磁兼容設計中要考慮的是數字脈沖的上升沿和下降沿所決定的頻帶寬而不是數字脈沖的重復頻率。方形數字信號的印制板設計帶寬定為1/πtr,通常要考慮這個帶寬的十倍頻 孝感線路板
深圳市賽孚電路科技有限公司致力于電子元器件,是一家生產型的公司。深圳市賽孚電路科致力于為客戶提供良好的HDI板,PCB電路板,PCB線路板,軟硬結合板,一切以用戶需求為中心,深受廣大客戶的歡迎。公司注重以質量為中心,以服務為理念,秉持誠信為本的理念,打造電子元器件良好品牌。深圳市賽孚電路科秉承“客戶為尊、服務為榮、創(chuàng)意為先、技術為實”的經營理念,全力打造公司的重點競爭力。